1. 网站首页
  2. 社区
  3. 论坛
  4. 博客

基于FPGA的32阶FIR滤波器的设计与实现

资料大小: 0.3 MB 所需积分: 0 下载次数: 用户评论: 0条评论,查看 上传日期: 2017-11-10 上 传 者: 廖光鑫他上传的所有资料

资料介绍

标签:fir滤波器(37)fpga(5319)
  研究了一种采用FPGA实现32阶FIR滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;研究了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。   根据系数的最大值是0.063561,所以缩放因子取8,量化后的频率响应如图,满足通带线形相位的要求和阻带最小衰减的要求,如图1示。 基于FPGA的32阶FIR滤波器的设计与实现

用户评论

查看全部 条评论
发表评论请先 , 还没有账号?免费注册

发表评论

用户评论
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
上传电子资料

88lifa利发国际娱乐

百度360搜索搜狗搜索